1) 基于Zynq Soc 的開源平臺:
采用Zynq Soc芯片,內(nèi)部封裝了雙核Arm CPU以及Xilinx FPGA,雙方通過AXI總線互聯(lián),由于內(nèi)部的高集成度以及較高的總線帶寬,
CPU能夠?qū)⒉糠钟嬎闳蝿?wù)分配給FPGA,結(jié)合FPGA的高速并行計算能力,能夠為用戶需求提供足夠靈活的報文處理能力。
2) 實現(xiàn)基本的數(shù)據(jù)平面交換功能:
FAST開源項目具有一個可擴(kuò)展的框架。湖南新實基于FAST開源項目框架首先實現(xiàn)了一些基本的網(wǎng)絡(luò)交換功能,例如L2 交換,
L3 路由和openflow 交換等。這樣用戶可以關(guān)注和使用開源項目代碼搭建自己的網(wǎng)絡(luò)環(huán)境。
3) 支持軟件定義時間敏感網(wǎng)絡(luò)SD-TSN:
SD-TSN 網(wǎng)絡(luò)既具備軟件定義網(wǎng)絡(luò)的組網(wǎng)靈活性、協(xié)議無關(guān)轉(zhuǎn)發(fā)的高適應(yīng)性、轉(zhuǎn)發(fā)控制分離的高效性與可控性,同時又具有低延時、低抖動的時間敏感特性。
通過軟件流表與隊列映射的靈活定義,極大放寬了全網(wǎng)流規(guī)劃調(diào)度的難度,增強了TSN網(wǎng)絡(luò)的適用范圍和行業(yè)兼容性。
OpenBox-S4設(shè)備支持部署成TSN交換機節(jié)點和實時TSN端網(wǎng)卡節(jié)點兩種設(shè)備角色。OpenBox-S4設(shè)備支持TSN系統(tǒng)與硬件時鐘同步/校正、Qbv周期調(diào)度API接口、CB功能流管理API接口、QCI隊列管理API接口等功能。
4) 支持用戶基于開源平臺實現(xiàn)自己的創(chuàng)新工作:
用戶可以在開源平臺基礎(chǔ)上實現(xiàn)自己的創(chuàng)新工作,而不用重新設(shè)計一個完整的數(shù)據(jù)平面。
例如用戶可以在硬件中增加定制模塊來支持新的協(xié)議處理,或是在硬件邏輯中中設(shè)置一個“鉤子”,將指定流量定向到CPU,通過編寫軟件代碼實對特定流量施加特定處理。